Розробка з використанням ПЛІС і дослідження багатоядерного процесора

dc.contributor.authorДемидович, Віктор Миколайовичuk_UA
dc.date.accessioned2024-03-14T12:43:26Z
dc.date.available2024-03-14T12:43:26Z
dc.date.issued2024
dc.description.abstractUKR: Магістерська дисертація виконана на 97 сторінках, містить 58 ілюстрацій, 1 таблицю, 3 додатка та 35 джерел. У роботі досліджується багатоядерний процесор розроблений засобами ПЛІС для виконання матричних операцій. Дуже актуальними у світі обчислювальної техніки були і залишаються ПЛІС, з урахуванням своєї гнучкості та можливості програмування, ПЛІС можуть бути використані у паралельних обчислюваннях. Наприклад, для матричних обчислень. Одним з можливих шляхів реалізації матричних обчислень є створення багатоядерного спеціалізованого процесора. Мета роботи – розробити засобами ПЛІС багатоядерний процесор для виконання матричних операцій та дослідити ефективність його роботи. Мета дослідження – дослідити синтезовану схему розробленого багатоядерного процесору та її роботу під час виконання матричних операцій. Об’єкт дослідження – розроблений засобами ПЛІС багатоядерний процесор. Предмет дослідження – витрачені ресурси ПЛІС при синтезі схеми. Методи дослідження – аналіз навантаження на ПЛІС Virtex 7 xc7vx690t ffg1157-2 при реалізації багатоядерного процесору для матричних операцій.uk_UA
dc.description.abstractENG: The master's thesis consists of 97 pages, contains 58 figures, 1 table, 3 appendices and 35 sources. The paper examines a multi-core processor developed by FPGAs means for performing matrix operations. FPGAs were and remain very relevant in the world of computing, given their flexibility and programming capabilities, FPGAs can be used in parallel computing. For example, for matrix calculations. One of the possible ways to implement matrix calculations is to create a multi-core specialized processor. The purpose of the work is to develop a multi-core processor for performing matrix operations using FPGAs and to investigate its efficiency. The purpose of the study is to investigate the synthesized circuit of the developed multi-core processor and its performance during matrix operations execution. The research object is a multi-core processor developed by FPGA. The subject of the study is the FPGA resources utilization during the synthesis of the circuit. Research methods – analysis of the FPGA Virtex 7 xc7vx690t ffg1157-2 utilization while implementing a multi-core processor for matrix operations.en
dc.identifier.citationДемидович В. М. Розробка з використанням ПЛІС і дослідження багатоядерного процесора : дипломна робота на здобуття кваліфікаційного ступеня магістра : спец. 123 – комп’ютерна інженерія / наук. керівник В. О. Шаповалов ; Укр. держ. ун-т науки і технологій. Дніпро, 2024. 97 с.uk_UA
dc.identifier.urihttps://crust.ust.edu.ua/handle/123456789/18298en
dc.language.isouk
dc.publisherУкраїнський державний університет науки і технологій, Дніпроuk_UA
dc.subjectПЛІСuk_UA
dc.subjectбагатоядерний процесорuk_UA
dc.subjectматричні операціїuk_UA
dc.subjectпаралельні обчисленняuk_UA
dc.subjectFPGAen
dc.subjectmulti-core processoren
dc.subjectmatrix operationsen
dc.subjectparallel computingen
dc.subjectВКРuk_UA
dc.subjectКЕОМuk_UA
dc.subject.classificationTECHNOLOGY::Information technologyen
dc.titleРозробка з використанням ПЛІС і дослідження багатоядерного процесораuk_UA
dc.title.alternativeMulticore Processor Design and Research Using FPGAen
dc.typeMasters Thesisen
Files
Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
Demydovych_dip_m_2024.pdf
Size:
2.13 MB
Format:
Adobe Portable Document Format
License bundle
Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed upon to submission
Description: